itgle.com
更多“8086CPU工作在总线请求方式时,会让出()。”相关问题
  • 第1题:

    cpu响应中断请求和响应dma请求的本质区别是()。

    A.控制简单

    B.速度慢

    C.响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线

    D.CPU响应中断请求和响应DMA请求的本质区别是()。


    参考答案:C

  • 第2题:

    在独立请求方式下,若有几个设备,则()。

    • A、有几个总线请求信号和几个总线响应信号
    • B、有一个总线请求信号和一个总线响应信号
    • C、总线请求信号多于总线响应信号
    • D、总线请求信号少于总线响应信号

    正确答案:A

  • 第3题:

    8086CPU在响应外部HOLD请求后将()。

    • A、转入特殊中断服务程序
    • B、进入等待周期
    • C、只接收外部数据
    • D、所有三态引脚处于高阻,CPU放弃对总线控制

    正确答案:D

  • 第4题:

    8086CPU之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用()的工作方式。


    正确答案:并行

  • 第5题:

    8086CPU的INTR引脚上输入的信号是()

    • A、可屏蔽中断请求
    • B、非屏蔽中断请求
    • C、中断相应
    • D、总线请求

    正确答案:A

  • 第6题:

    8086CPU工作在DMA方式时,其AD0-15引脚处于()。


    正确答案:高阻状态

  • 第7题:

    8086CPU工作在DMA请求方式时,会让出()。

    • A、地址总线
    • B、数据总线
    • C、地址和数据总线
    • D、地址、数据和控制总线

    正确答案:D

  • 第8题:

    叙述8086CPU工作于最小方式下的总线读写过程。


    正确答案:1、T1状态:CPU根据执行的是访问存储器还是访问I/O断口指令,在M/IO线上发出有效电平。高电平为读存储器,低电平为读I/O端口。此信号持续整个周期。
    读取的存储单元或I/O端口的20位地址信号通过多路复用总线输出,其中高4位地址通过地址/状态线A19/S6——A16/S3送出,低16位地址通过地址/数据线AD15——AD0送出。信号被锁存并在整个总线周期使用。
    为了锁存地址信号,CPU变在T1转台从ALE引脚输出一个正脉冲做地址锁存器8282的地址锁存信号。在ALE的下降沿到来之前,BHE和地址信号均已有效。8282正是用ALE的下降沿对地址进行锁存。
    BHE信号也在T1状态通过BHE/S7引脚送出,BHE和地址A0分别用来对奇偶地址进行寻址。 使DT/R变为低电平,控制数据总线收发器8286为数据接收状态。
    2、T2状态
    A19/S6——A16/S3线上由地址信息变成状态信息S6——S3,BHE/S7由BHE变为状态信息S7,一直持续到T4。
    AD15——AD0线上的地址信号消失,进入高阻状态,为读入数据做准备。
    DEN信号开始变为有效,开放8286总线收发器,DEN持续有效到T4的中期才结束。
    RD信号开始变为有效,控制被地址信号选中的存储单元或/IO端口打开数据输出缓冲器,以便将数据送上数据总线。DT/R继续保持低电平,使8286处于接收状态。
    3、T3状态:存储单元或I/O端口将数据送到数据总线AD15-AD0,供8286纯冲后向CPU输入。
    4、TW状态:当系统所用存储器或外设工作速度较慢,不能在基本总线周期规定的四个状态完成读操作时,将通过8284A时钟发生器送出READY信号给CPU。CPU将在T3前沿采样READY,当采到READY低电平时,CPU在T3和T4之间自动插入若干等待状态TW,直到READY为高电平,TW状态结束进入T4状态。
    5、T4状态,在T4状态和前一状态交界的下降沿处,CPU读区数据总线上的数据。
    8086最小方式下的总线写操作时序也包括4个T状态。当存储器或外设速度较慢时,在T3和T4之间插入若干TW。
    1)T1状态:与读操作1一样,ALE引脚上正脉冲的下降沿把20位地址及BHE状态锁存到8282锁存器中,DT/R为高电平
    2)T2状态,WR为低电平,并在AD线上撤去地址信号后,立即将数据输出到AD15-AD0上,不需要象读周期一样维持一个状态浮空状态以缓冲。DT/R维持高电平,DEN变为低电平,8286处于发送状态,A19/S6-A16/S3及BHE/S7变为状态输出。
    3)T3状态。各信号维持T2时的状态不变,与读周期一样,T3的前下降沿采样READY,若需插入TW从而进入等待状态,否则转入T4状态。TW状态,各信号维持不变。
    4)T4状态。前期WR变为无效并撤除数据总线上的数据;后期M/IO也变无效。此时DEN也变高电平,从而关闭8286收发器。

  • 第9题:

    填空题
    总线请求信号有效时,微机系统是工作在()方式。

    正确答案: DMA
    解析: 暂无解析

  • 第10题:

    填空题
    8086CPU工作在DMA方式时,其AD0-15引脚处于()。

    正确答案: 高阻状态
    解析: 暂无解析

  • 第11题:

    单选题
    在独立请求方式下,若有几个设备,则()。
    A

    有几个总线请求信号和几个总线响应信号

    B

    有一个总线请求信号和一个总线响应信号

    C

    总线请求信号多于总线响应信号

    D

    总线请求信号少于总线响应信号


    正确答案: A
    解析: 暂无解析

  • 第12题:

    单选题
    当进行DMA操作时,CPU必须让出(  )给DMAC
    A

    总线

    B

    地址总线

    C

    数据总线

    D

    控制总线


    正确答案: D
    解析:

  • 第13题:

    在采用dma方式进行数据传输时,接口电路要向cpu发出请求,让cpu让出总线,即把总线控制权交给控制dma传输的接口电路。()

    此题为判断题(对,错)。


    参考答案:√

  • 第14题:

    8086CPU最小、最大方式时用于总线请求、允许的信号线各是什么?


    正确答案: 最小:HOLD---总线请求
    HLDA---总线响应
    最大:RQ/GT0、RQ/GT1

  • 第15题:

    CPU响应中断请求和响应DMA请求的本质区别是()。

    • A、中断响应靠软件实现
    • B、响应中断时CPU仍然能控制总线,而响应DMA请求时,CPU要让出总线
    • C、速度慢
    • D、控制简单

    正确答案:B

  • 第16题:

    8086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到()上。

    • A、地址总线
    • B、数据总线
    • C、存储器
    • D、寄存器

    正确答案:B

  • 第17题:

    CPU响应中断请求和响应DMA请求的本质区别是()

    • A、程序控制
    • B、需要CPU干预
    • C、响应中断时CPU仍控制总线而响应DMA时,让出总线
    • D、速度快

    正确答案:C

  • 第18题:

    总线请求信号有效时,微机系统是工作在()方式。


    正确答案:DMA

  • 第19题:

    什么是总线请求?8086在最小工作模式下,有关总线请求的信号引脚是什么?


    正确答案:系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。8086在最小工作模式下有关总线请求的信号引脚是HOLD与HLDA。

  • 第20题:

    问答题
    8086CPU最小、最大方式时用于总线请求、允许的信号线各是什么?

    正确答案: 最小:HOLD---总线请求
    HLDA---总线响应
    最大:RQ/GT0、RQ/GT1
    解析: 暂无解析

  • 第21题:

    填空题
    8086CPU之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用()的工作方式。

    正确答案: 并行
    解析: 暂无解析

  • 第22题:

    问答题
    什么是总线请求?8086在最小工作模式下,有关总线请求的信号引脚是什么?

    正确答案: 系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。8086在最小工作模式下有关总线请求的信号引脚是HOLD与HLDA。
    解析: 暂无解析

  • 第23题:

    多选题
    8086CPU进行IO写操作时,在总线周期的T1周期(状态)下,总线信号中()
    A

    M/IO=H

    B

    M/IO=L

    C

    ALE=H

    D

    WR=L

    E

    DEN=H


    正确答案: D,B
    解析: 暂无解析