在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生()个重叠地址。
第1题:
阅读以下关于LED接口电路的叙述,回答问题1至问题2,将答案填入答题纸的对应栏内。
[说明]
某计算机系统采用内存和接口统一编址方式。内存可寻址空间为1MB,内存地址用 A0~A19传送,读写信号分别为/MEMR和/MEMW;接口可寻址空间为64KB,接口地址用A0~A15传送,读写信号分别为/IOR和/IOW。
在该计算机系统上设计的LED接口电路如下图所示,分配的接口地址为0000H。图中的74374为锁存器,其真值表见下表。
Z表示高阻。
上图所示的LED接口电路中有设计错误,请找出其中至少4处错误(从编号为①~⑧的备选答案中选择)。
①74374的接5V
②A16~A19没参加接口地址译码
③LED的限流电阻R的阻值太小
④译码器为或非门
⑤LED阴极接电源
⑥/MEMW没参加接口地址译码
⑦/IOW没参加接口地址译码
⑧LED的限流电阻R的阻值太大
第2题:
在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。
A.其中的高8位地址线
B.其中的高4位地址线,
C.其中的高6位地址线
D.以上都不对
第3题:
第4题:
由于使用PAT可以将所有内部源地址转换为公网地址,因此一些工程师在内部网络编址时并没有使用RFC1918规定的私有地址。对于这种IP编址方式,以下说法中正确的是()
第5题:
I/O编址方式为统一编址时,存储单元和I/O设备是靠()来区分的。
第6题:
80x86系列微处理器采用的是什么编制方式()。
第7题:
用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。
第8题:
对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。
第9题:
在设计接口地址时,如果有一条地址线未用到,则可能会产生()个重叠地址。
第10题:
扩展I/O接口时,I/O口地址与片外数据存储器RAM的地址采取统一编址
第11题:
不同的地址线
不同的地址码
不同的控制线
都不对
第12题:
第13题:
使用专用I/O指令为每个外围设备I/O接口中的有关寄存器分配I/O端口地址,此方式称为( )。
A.端口编址
B.外设与内存统一编址
C.外设独立编址
D.内存寻址
第14题:
【问题1】(5分)
图2-1所示的LED接口电路中有设计错误,请找出其中至少4处错误(从编号为①~⑧的备选答案中选择)。
①74374的接5V
②A16~A19没参加接口地址译码
③LED的限流电阻R的阻值太小
④译码器为或非门
⑤LED阴极接电源
⑥/MEMW没参加接口地址译码
⑦/IOW没参加接口地址译码
⑧LED的限流电阻R的阻值太大
第15题:
自动编址中,按顺序给每个传感器编地址,传感器的地址必须是初始地址()才能自动编址。
第16题:
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。
第17题:
在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生()个重叠地址。
第18题:
在给接口编址的过程中,如果有4根地址线没有参加译码,则会产生()个重叠地址。
第19题:
8086有()条地址线,直接寻址能力为()。内存单元的编址为()。
第20题:
I/O端口的独立编址方式特点有()。
第21题:
为了实现输入输出操作,指令中()。
第22题:
并行总线方式扩展可以采用的编址技术有线选法和译码法,译码法的优势在于()。
第23题:
1
2
4
10