itgle.com

什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

题目

什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


相似考题
参考答案和解析
正确答案:微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
更多“什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?”相关问题
  • 第1题:

    在8086CPU中,由于BIU和EU分开,所以什么可以重叠操作,提高了CPU的利用率?


    正确答案:取指令和执行指令

  • 第2题:

    8086/8088CPU执行指令中所需操作数地址由EU计算出16位偏移量部分送BIU,由BIU最后形成一个()位的内存单元物理地址。


    正确答案:20

  • 第3题:

    在8086CPU中,由于BIU和EU分开,所以()和执行指令可以重叠操作,提高了CPU的利用率。


    正确答案:取指令

  • 第4题:

    8086的总线接口单元(BIU)由哪几部分组成?


    正确答案:段寄存器CS,DS,SS,ES;指令指针寄存器IP;指令队列缓冲器;加法器和内部总线组成。

  • 第5题:

    8086CPU中总线接口单元BIU内由()个16位的段寄存器。


    正确答案:4

  • 第6题:

    8086的内部结构由EU和BIU组成,前者功能是执行指令,后者功能是()。


    正确答案:总线操作

  • 第7题:

    在8086CPU中,由于BIU和EU分开,所以()和()可以重叠操作,提高了CPU的利用率。


    正确答案:取指令;执行指令

  • 第8题:

    为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。


    正确答案:执行单元

  • 第9题:

    问答题
    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

    正确答案: 微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
    解析: 暂无解析

  • 第10题:

    问答题
    微处理器在什么情况下才执行总线周期?一个基本的总线周期有几个状态组成?在什么情况下需要插入等待状态?

    正确答案: 当微处理器对存储器进行存取操作时,需要其BIU执行一个总线周期。一个总线周期由4个状态(T1~T4)组成。在T3时,若检测到READY=0,则在T3之后将插入一个至几个Tw状态。
    解析: 暂无解析

  • 第11题:

    问答题
    8086CPU信号线RESET的功能是什么?8086复位后内部寄存器状态是怎样的?8086CPU复位后从什么单元中取第一条指令执行。

    正确答案: RESET—复位信号输入
    8086复位后CS=FFFFH、DS=0000H、ES=0000H、SS=0000H、IP=0000H、FR=0000H8086CPU复位后从CS*10H+IP=FFFFH*10H+0000H=FFFF0H地址单元中取第一条指令执行启动系统。
    CS:IP=FFFF://0000H
    解析: 暂无解析

  • 第12题:

    问答题
    8086CPU预取指令队列有什么好处?8086CPU内部的并行操作体现在哪里?

    正确答案: 8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。
    8086CPU内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。
    解析: 暂无解析

  • 第13题:

    8086/8088的EU与BIU各表示什么含义?各自的功能是什么?EU与BIU是如何协同工作的?


    正确答案: (1)在8088/8088微处理器中EU是执行部件,BIU是总线接口部件。
    (2)EU的功能是执行指令,BIU的功能是使微处理器与片外存储器或I/O接口电路进行数据交换。
    (3)EU通过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令;EU与BIU可独立工作,当EU不需要BIU提供服务时BIU可进行填充指令队列的操作。

  • 第14题:

    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?


    正确答案:8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。

  • 第15题:

    8086中,BIU部件完成()功能,EU部件完成指令译码和指令执行功能。


    正确答案:外部总线操作

  • 第16题:

    微处理器在什么情况下才执行总线周期?一个基本的总线周期由几个状态组成?在什么情况下需要插入等待状态?


    正确答案: 为了从存储器中取得指令或者与一个存储单元或I/O接口单元传送数据,需要它的总线接口单元执行一个总线周期。
    一个总线周期由T1、T2、T3和T4这四个状态。
    由于外设或存储器的速度较慢,不能及时的配合CPU传送数据。这时,外设或存储器就会通过“READY”的信号线在T3状态启动之前向CPU发一个“数据未准备好”信号,表示他们还来不及同CPU之间传送数据,于是,CPU会在T3之后自动插入一个或多个附加的时钟周期TW,这个TW就叫等待状态。

  • 第17题:

    Intel8086由()和执行单元EU组成,它们之间采用()方式并行工作,大大提高了CPU的指令执行速度。


    正确答案:biu;并行

  • 第18题:

    什么叫微处理器的并行操作方式?为什么8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


    正确答案: 并行操作,就是CPU执行完1条指令后就可以立即执行下一条指令,而不需要像以往8位CPU那样重复的进行先取指令和后执行的指令串行操作。16位CPU的这种并行操作的特点,提高了总线的信息传输效率和整个系统的执行速度。
    只有当遇到转移指令、调用指令或返回指令时,或者当某一条指令在执行过程中,需要频繁访问内存以至于总线接口单元没有空闲从内存将指令提取到指令队列中时,才需要等待总线接口单元BIU提取指令

  • 第19题:

    8086CPU内部包括哪些单元?()

    • A、ALU,EU
    • B、ALU,BIU
    • C、EU,BIU
    • D、ALU,EU,BIU

    正确答案:C

  • 第20题:

    问答题
    8086/8088的EU与BIU各表示什么含义?各自的功能是什么?EU与BIU是如何协同工作的?

    正确答案: (1)在8088/8088微处理器中EU是执行部件,BIU是总线接口部件。
    (2)EU的功能是执行指令,BIU的功能是使微处理器与片外存储器或I/O接口电路进行数据交换。
    (3)EU通过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令;EU与BIU可独立工作,当EU不需要BIU提供服务时BIU可进行填充指令队列的操作。
    解析: 暂无解析

  • 第21题:

    填空题
    在8086CPU中,由于BIU和EU分开,所以()和()可以重叠操作,提高了CPU的利用率。

    正确答案: 取指令,执行指令
    解析: 暂无解析

  • 第22题:

    问答题
    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?

    正确答案: 8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。
    解析: 暂无解析

  • 第23题:

    填空题
    为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。

    正确答案: 执行单元
    解析: 暂无解析