1. 当反相器的输入为高电平1时,输出是 a) 高电平或者1 b) 低电平或者1 c) 高电平或者0 d) 低电平或者0
第1题:
在监视回答编码脉冲间隔时,在同步间隔存在期间,使用可预置的减计数器监视时钟计数,当同步间隔脉冲结束时,10微秒和1微秒的减计数器的借位(CT)输出分别为()时,说明间隔在公差范围之内。
第2题:
一与非门、一或非门的一个输入端接低电平0,则其各自的输出为()
第3题:
下列哪组符合同或门电路的特点()
第4题:
输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()逻辑关系。
第5题:
电路中,为防止干扰的窜入,与门、或门的多余输入端通常应作如下处理()
第6题:
TTL与非门输入端全部接高电平时,输出为()。
第7题:
TTL与非门输入端全部接地(低电平)时,输出()。
第8题:
以“0”表示高电平,以“1”表示低电平,为()逻辑。
第9题:
由三极管组成的开关电路即反相器,在输入电压为高电平时,输出电平为()。
第10题:
对
错
第11题:
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高
第12题:
与逻辑关系
或逻辑关系
非逻辑关系
与或非逻辑关系
第13题:
一与门、一或门的一个输入端接低电平0,则其各自的输出为()
第14题:
INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。
第15题:
输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()。
第16题:
供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()
第17题:
TTL与非门输入端全部接高电平时,输出为()。
第18题:
8086执行OUTDX,AL指令时其引脚()。
第19题:
电压比较器输出只有高电平和低电平两种状态,输入高电平时,输出为高电平;输入低电平时输出为低电平。
第20题:
计算机串口的电平标准是TTL电平标准,即()。
第21题:
均接高电平1
均接低电平0
前者接高电平1,后者接低电平0
前者接低电平0,后者接高电平1
第22题:
第23题:
全部输入都是低电平时,输出是高电平
至少有一个输入是低电平时,输出是高电平
全部输入都是高电平时,输出时低电平
第24题:
输入低电平时,三极管工作在截止区,输出为高电平。
输入高电平时,三极管工作在饱和区,输出为低电平。
输入低电平时,三极管工作在截止区,输出为低电平。
输入高电平时,三极管工作在饱和区,输出为高电平。