用mos管搭出一个二输入与非门。(扬智电子笔试)
第1题:
画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
第2题:
太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence,Synopsys, Avant,UNIX当然也要大概会操作。
第3题:
What is PC Chipset? (扬智电子笔试)
芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能
源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。
除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。
第4题:
TTL与非门电路的输入级是由()构成。
第5题:
晶体三极管和MOS管是同一个器件
第6题:
二输入端与非门电路,当输入端A、B全为高电平时,输出端应为()。
第7题:
MOS场效应管的输入电阻比J型场效应管的输入电阻()得多。
第8题:
一个四输入与非门,使其输出为0的输入变量取值组合有1种。
第9题:
若耗尽型N沟道MOS管的ugs大于零,则其输入电阻会明显变小。
第10题:
CMOS反相器基本电路包括()
第11题:
一个多输入与非门,输出为0的条件是()
第12题:
第13题:
集成电路前段设计流程,写出相关的工具。(扬智电子笔试)
先介绍下IC开发流程:
1.)代码输入(design input)
用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码
语言输入工具:SUMMIT VISUALHDL
MENTOR RENIOR
图形输入: composer(cadence);
viewlogic (viewdraw)
2.)电路仿真(circuit simulation)
将vhd代码进行先前逻辑仿真,验证功能描述是否正确
数字电路仿真工具:
Verolog: CADENCE Verolig-XL
SYNOPSYS VCS
MENTOR Modle-sim
VHDL : CADENCE NC-vhdl
SYNOPSYS VSS
MENTOR Modle-sim
模拟电路仿真工具:
***ANTI HSpice pspice,spectre micro microwave: eesoft : hp
3.)逻辑综合(synthesis tools)
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真
中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
仿真。最终仿真结果生成的网表称为物理网表。
第14题:
unix 命令cp -r, rm,uname。(扬智电子笔试)
第15题:
一个MOS管当栅极与漏极短接时,该MOS管可以作为()。
第16题:
MOS管是用栅极电流来控制漏极电流大小的。
第17题:
一个与非门有三个输入A=0,B=1,C=0,则与非门的输出为()。
第18题:
MOS场效应管的输入电阻比三极管的输入电阻()。
第19题:
常用的电子开关有()。
第20题:
MOS场效应管的输入电流为()。
第21题:
在MOS逻辑电路中,由PMOS管组成的与非门电路叫做()。
第22题:
延时电路可分别在HTL与非门的输入端加接二极管和不同容量的电容器。
第23题:
互补MOS与非门电路
CMOS与非门电路