itgle.com
更多“当XPLLDIS为()时,系统直接采用外部时钟或外部晶振直接作为系统时钟。 ”相关问题
  • 第1题:

    DSP若使用外部时钟源,可将外部时钟信号直接加到DSP芯片的X2/CLKIN引脚。


    错误

  • 第2题:

    MSP432P401R MCLK是主系统时钟,由外部晶振频率决定,不能由软件配置


    ACLK,辅助时钟;SMCLK,低速率子系统时钟;TAxCLK,外时钟输入引脚;INCLK,外时钟输入引脚

  • 第3题:

    下列说法中正确的是()

    A.LSI 是低速内部时钟,RC振荡器,频率为40kHz左右,供独立看门狗和自动唤醒单元使用。

    B.LSE是低速外部时钟,接频率为32.768kHz的石英晶体,主要是RTC的时钟源。

    C.HSE是高速外部时钟,可接石英/陶瓷谐振器,或者接外部时钟源,也可以直接作为系统时钟或者PLL输入,频率范围为4MHz~16MHz,通常外接8MHz晶振。

    D.PLL是高速内部时钟,RC振荡器,频率为16MHz,可以直接作为系统时钟或者用作PLL输入。


    A

  • 第4题:

    CC2530 有一个内部系统时钟或主时钟,该系统时钟设备有两个高频振荡器,分别是()。

    A.16 MHz晶振

    B.32 MHz晶振

    C.16 MHz RC 振荡器

    D.32 MHz RC 振荡器


    BC

  • 第5题:

    (多选)下列说法中正确的是()。

    A.LSI 是低速内部时钟,RC振荡器,频率为32kHz左右,供独立看门狗和自动唤醒单元使用。

    B.LSE是低速外部时钟,接频率为32.768kHz的石英晶体,主要是RTC的时钟源。

    C.HSE是高速外部时钟,可接石英/陶瓷谐振器,或者接外部时钟源,也可以直接作为系统时钟或者PLL输入,频率范围为 4MHz~26MHz,通常外接8MHz晶振。

    D.PLL是高速内部时钟,RC振荡器,频率为16MHz,可以直接作为系统时钟或者用作 PLL输入。


    B