itgle.com

构成九进制计数器需要4个触发器,这时构成的电路有9个有效状态,7个无效状态。()

题目

构成九进制计数器需要4个触发器,这时构成的电路有9个有效状态,7个无效状态。()


相似考题
更多“构成九进制计数器需要4个触发器,这时构成的电路有9个有效状态,7个无效状态。()”相关问题
  • 第1题:

    由四个触发器构成的二进制计数电路共有八个计数状态。 ()

    此题为判断题(对,错)。


    正确答案:错误

  • 第2题:

    试用上升沿D触发器构成异步3位二进制加法计数器,要求画出逻辑电路图,以及计数器输入时钟CLK与D触发器输出端Q2~Q0的波形图。


    答案:

  • 第3题:

    图示时序逻辑电路是一个(  )。



    附:触发器的逻辑状态表为:



    A、左移寄存器
    B、右移寄存器
    C、异步三位二进制加法计数器
    D、同步六进制计数器

    答案:C
    解析:
    由图可知,三个触发器触发脉冲来自不同信号,且为上升沿触发,应为上升沿触发的异步计数器。

  • 第4题:

    图所示逻辑电路,设触发器的初始状态均为0,当

    时,该电路实现的逻辑功能是(  )。

    A.同步十进制加法计数器
    B.同步八进制加法计数器
    C.同步六进制加法计数器
    D.同步三进制加法计数器

    答案:C
    解析:
    ①组成:该电路由于CP端连在一起,因此是同步计数器;
    ②列写驱动方程:J2=K2=Q1nQ0n,

    ③列写存储器状态方程:

    ④初始值为000,计数器CP释放脉冲后,计数循环为000→001→010→011→100?101。
    故为同步六进制加法计数器。

  • 第5题:

    欲构成能记最大十进制数为999的计数器,至少需要多少个双稳态触发器?( )

    A.10
    B.100
    C.1000

    答案:A
    解析:

  • 第6题:

    与非门构成的基本RS触发器,S端为0,R端为1,这时RS触发器状态为:1。


    正确答案:正确

  • 第7题:

    关于同步、异步计数器说法正确的是()

    • A、同步计数器在计数过程中各个触发器状态同时更新
    • B、同步计数器在计数过程中各个触发器状态不同时更新
    • C、异步计数器在计数过程中各个触发器状态同时更新
    • D、异步计数器在计数过程中各个触发器状态不同时更新
    • E、同一电路中同步计数器和异步计数器可以互换使用

    正确答案:A,D

  • 第8题:

    n个触发器构成的扭环计数器中,无效状态有()个。

    • A、n
    • B、2n
    • C、2n-1
    • D、2n-2n

    正确答案:D

  • 第9题:

    n级触发器构成的环形计数器,其有效循环的状态数为()

    • A、n个
    • B、2n个
    • C、2n-1个

    正确答案:A

  • 第10题:

    每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则正确的描述是()。

    • A、模10计数器
    • B、计数器容量为10
    • C、十进制计数器
    • D、十二进制计数器

    正确答案:A,B,C

  • 第11题:

    关于扭环形计数器下面说法正确的是()

    • A、三个触发器构成扭环形计数器有效状态可以达到6位
    • B、相同位数扭环形计数器与环形计数器比较有效状态增加了一倍
    • C、相同位数扭环形计数器与环形计数器比较有效状态增加了二倍
    • D、相同位数扭环形计数器与环形计数器比较有效状态一样
    • E、相同位数扭环形计数器与环形计数器比较有效状态减少了一倍

    正确答案:A,B

  • 第12题:

    判断题
    使用3个触发器构成的计数器最多有8个有效状态。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第13题:

    十二进制加法计数器需要_________个触发器构成。

    A.8;

    B.16;

    C.4;

    D.3


    参考答案:C

  • 第14题:

    试用上升沿JK触发器构成同步3位二进制加法计数器,要求画出逻辑电路图。


    答案:

  • 第15题:

    采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。


    A. 九进制
    B. 十进制
    C. 十二进制
    D. 十三进制

    答案:A
    解析:
    由题图中的功能表可以看出:加法计数器74LS161预置数为DCBA=(0011)2,当QD=1,QC=1首次出现时,即输出为(1100)2重新进行预置数。其它情况继续保持计数。从(0011)2到(1100)2需计数9次,因此为九进制计数器。

  • 第16题:

    图所示逻辑电路,设触发器的初始状态均为“0”。当RD=1时,该电路的逻辑功能为(  )。

    A.同步八进制加法计数器
    B.同步八进制减法计数器
    C.同步六进制加法计数器
    D.同步六进制减法计数器

    答案:C
    解析:
    ①组成:该电路由于CP端连在一起,因此是同步计数器;
    ②列写驱动方程:

    ③列写存储器状态方程:

    ④初始值为000,计数器CP释放脉冲后,计数循环为

    故为同步六进制加法计数器。

  • 第17题:

    图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。


    A. 九进制加法计数器,七进制加法计数器
    B. 六进制加法计数器,十进制加法计数器
    C. 九进制加法计数器,六进制加法计数器
    D. 八进制加法计数器,七进制加法计数器

    答案:A
    解析:
    74LS161是4位二进制同步加法计数器,RD端为置零端,利用预置数可实现24位以下的加法计数。当逻辑式Q3Q2Q1Q0=1001时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—0111—1000—(1001)0000,其中状态1001为瞬时状态。因此,为九进制计数器。
    74LS290是4位二进制异步加法计数器,RD端为置零端,当逻辑式Q3Q2Q1Q0=0111时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—(0111)0000,其中状态0111为瞬时状态。因此,为七进制计数器。

  • 第18题:

    凡具有两个稳定状态的器件都可构成二进制计数器。


    正确答案:正确

  • 第19题:

    电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。

    • A、同步计数器
    • B、异步计数器
    • C、二进制计数器
    • D、四进制计数器

    正确答案:B

  • 第20题:

    组合逻辑电路是由()构成。

    • A、门电路
    • B、触发器
    • C、门电路和触发器
    • D、计数器

    正确答案:A

  • 第21题:

    构成模值为256的二进制计数器,需要()级触发器。

    • A、2
    • B、128
    • C、8
    • D、256

    正确答案:C

  • 第22题:

    计数器可用触发器构成,()JK触发器可以构成一个十进制计数器。

    • A、2个
    • B、4个
    • C、5个
    • D、10个

    正确答案:B

  • 第23题:

    填空题
    构成一个六进制计数器最少要采用()位触发器,这时构成的电路有6个有效状态,2个无效状态。

    正确答案:
    解析: 暂无解析

  • 第24题:

    单选题
    电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。
    A

    同步计数器

    B

    异步计数器

    C

    二进制计数器

    D

    四进制计数器


    正确答案: D
    解析: 暂无解析