itgle.com
更多“全加器比半加器多一根输入线,该输入线是( )。A.本位进位B.低位进位C.加数D.被加数”相关问题
  • 第1题:

    既考虑低位进位,又考虑向高位进位,应选应

    A、全加器

    B、半加器

    C、全减器

    D、半减器


    参考答案:A

  • 第2题:

    影响加法器运算速度的主要因素是(5)。

    A.组成全加器的元器件的工作速度

    B.串行进位链的总延迟时间

    C.所有本地进位di产生的速度

    D.所有全加和Qi产生的速度


    正确答案:B
    解析:本题考查加法器的组成。加法器的主要功能是对数进行加法运算,在大多数的中央处理器中,很多其他计算也是经过变换后使用加法器来完成的,一个位加法的逻辑图如下图所示。在上图中,Xi、Yi是加数和被加数;Ci+1是低位进位;Ci是进位;Zi是和。在加法运算器进行运算时,第f位的和除与本位操作数Xi和Yi有关外,还依赖.于低位进位信号,而低位进位信号依赖于更低位的进位信号,而这样的进位逻辑就是串行进位链。因此影响加法器运算速度的主要因素是串行进位链的总延迟时间,而加法器本身求和的延迟时间反而是次要的。

  • 第3题:

    全加器是由两个加数Xi和Yi以及低位来的进位Ci-1作为输入,产生本位和S,以及向高位的进位Ci的逻辑电路。(51)和(52)分别是Si和Ci的正确逻辑表达式。全加器亦可通过半加器来实现,此时Si=(53)。若某计算机采用8位带符号补码表示整数,则可由8个全加器(i=1,2,……8,i=8为最高位,即符号位)串接构成8位加法器,C0=0。该加法器有一个状态寄存器,记录运算结果的状态。其中,N和V分别表示符号位与溢出标志位,则其逻辑表达式分别为(54)和(55)。

    A.

    B.

    C.

    D.


    正确答案:D
    解析:本位和为1可以分解为:当两加数与低进位均为1的情况(Xi+Yi+Ci-1);当没有进位产生时,两加数、低进位有一个为1的情况Ci(Xi+Yi+Ci-1)。本位进位为1即两加数、低进位同时最少有两个为1的情况,即XiYi+XiCi-1+YiCi-1。半加器异或的作用,Si可表示为两加数、低进位三者若有两个相同,则Si为1,即Xi⊕C⊕i-1Yi。8位加法器中,若C7为0,则符号位由X8.Y8决定,进行异或即可,或表示为x8+y8。若C7为1,则可表示成+x8y8,即C7(+x8y8)+(x8+y8)。若C8=1,表示符号位运算产生进位,此时若C7=0,表示低位没有进位,说明是两加数的符号位运算产生了进位,则结果符号位必然不同于两加数的符号,产生溢出;否则,没有溢出。若C8=0,表示c7,x8,y8,最多有一个是1,若C7=1,说明符号位改变,产生溢出。这种情况可以用半加表示,即C7.C8。

  • 第4题:

    执行算术右移指令的操作过程是 ( ) 。

    A.操作数的符号位填1,各位顺次右移1位,最低位移至进位标志位中
    B.进位标志移至符号位,各位顺次右移1位,最低位移至进位标志位中
    C.操作数的符号位填0,各位顺次右移1位,最低位移至进位标志位中
    D.操作数的符号位不变,各位顺次右移1位,最低位移至进位标志位中

    答案:D
    解析:
    在CPU中执行算术右移指令的操作过程采用操作数的符号位保持不变,各位顺次右移1位,最低位移至进位标志位中。执行逻辑右移指令的操作过程是操作数的符号位填0,各位顺次右移1位,最低位移至进位标志位中。执行算术左移指令和逻辑左移指令的操作过程是最低位填0,各位顺次左移1位,操作数的符号位移至进位标志位中。

  • 第5题:


    A.全加器
    B.半加器
    C.译码器

    答案:A
    解析:

  • 第6题:

    只考虑本位数而不考虑低位来的进位的加法称为()。

    • A、全加
    • B、半加
    • C、全减
    • D、半减

    正确答案:B

  • 第7题:

    半加器是只求()的和。

    • A、二进制数
    • B、十进制数
    • C、本位
    • D、来自低位送来的进位

    正确答案:C

  • 第8题:

    全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生()及()功能的逻辑电路。


    正确答案:和;进位位

  • 第9题:

    既考虑本位数又考虑低位来的进位的加法称为()。

    • A、全加
    • B、半加
    • C、全减
    • D、半减

    正确答案:A

  • 第10题:

    全加器是指两个同位的二进制数及来自低位的进位三者相加。


    正确答案:正确

  • 第11题:

    单选题
    只考虑本位数而不考虑低位来的进位的加法称为()。
    A

    全加

    B

    半加

    C

    全减

    D

    半减


    正确答案: B
    解析: 暂无解析

  • 第12题:

    单选题
    只考虑本位数而不考虑低位来的进位的器件称为()。
    A

    编码器

    B

    译码器

    C

    全加器

    D

    半加器


    正确答案: B
    解析: 暂无解析

  • 第13题:

    算术右移指令执行的操作是(2)。

    A.符号位填0,并顺次右移1位,最低位移到进位标志位

    B.符号位不变,并顺次右移1位,最低位移到进位标志位

    C.进位标志位移到符号位,顺次右移1位,最低位移到进位标志位

    D.符号位填1,并顺次右移1位,最低位移至进位标志位


    正确答案:B
    解析:左移(算术左移/逻辑左移):各位依次左移,末位补0。对于算术左移,若改变了符号位,则发生了溢出;若没有改变符号位,则左移1位相当于乘以2。算术右移:符号位不变,各位(包括符号位)依次右移,最低位移至进位标志位。逻辑右移:最高位补0,各位(包括符号位)依次右移,最低位移至进位标志位。所以答案为B。

  • 第14题:

    全加器是由两个加数Xi和Yi以及低位来的进位Ci-1作为输入,产生向高位的进位Ci以及本位利Si的逻辑电路。(65)和(66)分别是进位和本位和的正确逻辑表达式。全加器亦可通过半加器来实现,此时Si=(67)。若某计算机采用8位带符号补码表示整数,则可由8个全加器(i =1,2,……8,i=8为最高位,即符号位)串接构成8位加法器,CO=0。该加法器有一个状态寄存器,记录运算结果的状态。其中,N和V分别表示符号位与溢出标志位,则其逻辑表达式分别为(68)和(69)。

    A.XiYi+XiCi-1+YiCi-1

    B.XiYi+XiSj+YiSi

    C.XiYi+XiCi-1+YiCi-1

    D.(XiYi+XiYi).Ci-1


    正确答案:C

  • 第15题:

    试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。


    答案:

  • 第16题:

    全加器是指什么?( )

    A.两个同位的二进制数相加
    B.不带进位的两个同位二进制数相加
    C.两个同位的二进制数及来自低位的进位三者相加

    答案:A
    解析:

  • 第17题:

    并行加法器中,每位全和的形成除与本位相加二数数值有关外,还与()。

    A.低位数值大小有关
    B.低位数的全和有关
    C.低位数值大小无关
    D.低位数送来的进位有关

    答案:D
    解析:
    并行加法器由若干个全加器组成,n+1个全价器级联组成了一个n+1位的并行加法器,每位全加器的进位输出是高一位全加器的进位输入,因此全加器的输入为本位相加两个数对应数值和低位全加器的进位输入。

  • 第18题:

    半加器只求()的和。

    • A、二进制数
    • B、十进制数
    • C、本位
    • D、来自低位送来的进位

    正确答案:C

  • 第19题:

    实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。


    正确答案:错误

  • 第20题:

    能完成两个l位二进制数相加并考虑到低位来的进位的器件称为()。

    • A、编码器
    • B、译码器
    • C、全加器
    • D、半加器

    正确答案:C

  • 第21题:

    组合逻辑电路中的全加器,输入信号其中有()等。

    • A、三个本位输入端
    • B、进位端
    • C、高位端
    • D、低位端

    正确答案:B

  • 第22题:

    单选题
    既考虑本位数又考虑低位来的进位的加法称为()。
    A

    全加

    B

    半加

    C

    全减

    D

    半减


    正确答案: B
    解析: 暂无解析

  • 第23题:

    单选题
    能完成两个l位二进制数相加并考虑到低位来的进位的器件称为()。
    A

    编码器

    B

    译码器

    C

    全加器

    D

    半加器


    正确答案: D
    解析: 暂无解析