itgle.com

PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。A.L1 Cache、L2 Cache、DRAM和外设B.L2 Cache、L1 Cache、DRAM和外设C.DRAM、外设、L2 Cache和L1 CacheD.外设、DRAM、L1 Cache和L2 Cache

题目

PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。

A.L1 Cache、L2 Cache、DRAM和外设

B.L2 Cache、L1 Cache、DRAM和外设

C.DRAM、外设、L2 Cache和L1 Cache

D.外设、DRAM、L1 Cache和L2 Cache


相似考题
更多“PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。A.L1 Cache、L2 Cache、DRAM和外设B ”相关问题
  • 第1题:

    CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。

    A、cache、DRAM和硬盘

    B、DRAM、cache和硬盘

    C、硬盘、DRAM和cache

    D、DRAM、硬盘和cache


    参考答案:A

  • 第2题:

    PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )。

    A.从L1 Cache开始,然后依次为L2 Cache、DRAM和外设

    B.从L2 Cache开始,然后依次为L1 Cache、DRAM和外设

    C.从外设开始,然后依次为DRAM、L2 Cache和L1 Cache

    D.从外设开始,然后依次为DRAM、L1 Cache和L2 Cache


    正确答案:A

  • 第3题:

    PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )

    A.L1 cache、12 cache、DRAM和外设

    B.L2 cache、L1 cache、DRAM和外设

    C.DRAM、外设、L2cache和L1 cache

    D.外设、DRAM、L1 cache和L2 cache


    正确答案:A
    解析:当CPU提出数据请求时,所需的数据可能会在以下四处之一找到:L1Cache,L2Cache,主存或外存系统(例如硬盘)。L1Cache就在CPU内部,速度与CPU一致但容量远小于12Cache。L2Cache目前已和CPU做在同一个基片上,因此其工作频率也与处理器的工作频率相等且容量比L1Cache要大。主存容量比Cache要大得多,由DRAM构成,但速度比L2Cache差一个数量级。外存系统容量最大,但比其他存储区域要慢的多。数据搜索首先从L1Cache开始,然后依次为L2Cache,DRAM和外存。每一级组件的速度逐渐降低,容量逐渐增大。

  • 第4题:

    在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。

    A.主存容量扩充

    B.主存和CPU速度匹配

    C.多个请求源访问主存

    D.BIOS存放


    正确答案:B
    解析:he的主要功能是提供CPU与RAM间的速度匹配问题,存储器效率的计算公式为:HTI+(1-H)T2。为了提高Cache的命中率,我们常采用LRU最近最少使用的替换算法。

  • 第5题:

    以下关于cache的阐述中,()是不对的。

    • A、CPU存取cache中的数据较快
    • B、cache封装到CPU芯片内
    • C、cache是介于CPU和硬盘驱动器之间的存储器
    • D、cache是介于CPU和内存之间的高速存储器

    正确答案:C

  • 第6题:

    下面是主存储器和CAChe的比较,正确的有()

    • A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留
    • B、CPU访问主存储器的速度快于访问CAChe的速度
    • C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CAChe
    • D、CAChe容量一般都小于主存储器

    正确答案:A,C,D

  • 第7题:

    Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?


    正确答案:Cache做在CPU芯片内可以提高CPU访问Cache的速度。将指令Cache和数据Cache分开的好处是分体缓存支持并行访问,即在取指部件取指令的同时,取数部件要取数据。并且,指令在程序执行中一般不需要修改,故指令Cache中的内容不需写回到主存中去。

  • 第8题:

    CPU执行每一条指令都要分成若干步:取指令、指令译码、取操作数、执行运算、保存结果等。CPU在取指令阶段的操作是()

    • A、从硬盘读取一条指令并放入内存储器
    • B、从内存储器(或cache)读取一条指令放入指令寄存器
    • C、从指令寄存器读取一条指令放入指令计数器
    • D、从内存储器读取一条指令放入运算器

    正确答案:B

  • 第9题:

    关于计算机Cache功能的叙述中,()是不对的。

    • A、“Cache是介于CPU和硬盘驱动器之间的存储器”
    • B、“CPU存取Cache中的数据速度较快”
    • C、“Cache的容量达到一定数量后,速度的提高就不显著了”
    • D、“Cache缓冲存储器是一种SRAM静态存储器”

    正确答案:A

  • 第10题:

    多选题
    下面是主存储器和CAChe的比较,正确的有()
    A

    微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留

    B

    CPU访问主存储器的速度快于访问CAChe的速度

    C

    在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CAChe

    D

    CAChe容量一般都小于主存储器


    正确答案: C,A
    解析: 暂无解析

  • 第11题:

    单选题
    关于计算机Cache功能的叙述中,()是不对的。
    A

    “Cache是介于CPU和硬盘驱动器之间的存储器”

    B

    “CPU存取Cache中的数据速度较快”

    C

    “Cache的容量达到一定数量后,速度的提高就不显著了”

    D

    “Cache缓冲存储器是一种SRAM静态存储器”


    正确答案: A
    解析: 暂无解析

  • 第12题:

    单选题
    CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()
    A

    Cache、DRAM和硬盘

    B

    DRAM、Cache和硬盘

    C

    硬盘、DRAM和Cache

    D

    DRAM、硬盘和Cache


    正确答案: D
    解析: 暂无解析

  • 第13题:

    高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。

    A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的

    B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态

    C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态

    D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率


    正确答案:D

  • 第14题:

    PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是______。

    A.从外设开始,然后依次为DRAM、L1Cach和L2Cache

    B.从外设开始,然后依次为DRAM、L2Cache和L1Cache

    C.从L2Cache开始,,然后依次为L1Cache、DRAM和外设

    D.从L1Cache开始,然后依次为L2Cache、DRAM和外设


    正确答案:D
    解析:当CPU要从存储器中读取一个数据时,首先在第一级缓存(即L1Cache)中查找,再依次在第二级缓存(即L2Cache)、DRAM和外设中寻找。

  • 第15题:

    下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是

    A.Cache中存放的只是主存储器中某一部分内容的映像

    B.Cache能由用户直接访问

    C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快

    D.位于主板上的L2 Cache要比与CPU做在同一基片上的L2 Cache速度快


    正确答案:A
    解析:目前在PC系统中一般设有一级缓存(L1 Cache)和二级缓存(L2 Cache)。二级缓存以前一般做在主板上,速度等于CPU的外频,也有将第二级缓存同CPU封装在一起的,其速度为CPU主频的一半或与CPU主频相等。Cache不能有用户直接访问。

  • 第16题:

    在分析Cache对机器性能的影响时,正确的叙述是( )。

    A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用

    B.CPU访问存储器时不受Cache控制器的控制

    C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据

    D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据


    正确答案:C

  • 第17题:

    下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()

    • A、没有CAChe的微机,只有主存能与CPU直接进行信息交换
    • B、拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息
    • C、一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe
    • D、CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

    正确答案:A,C

  • 第18题:

    Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。


    正确答案:高速小容量

  • 第19题:

    CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()

    • A、Cache、DRAM和硬盘
    • B、DRAM、Cache和硬盘
    • C、硬盘、DRAM和Cache
    • D、DRAM、硬盘和Cache

    正确答案:A

  • 第20题:

    CPU寄存器中的数据不可能直接从()读取。

    • A、RAM
    • B、ROM
    • C、硬盘
    • D、Cache

    正确答案:C

  • 第21题:

    问答题
    Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

    正确答案: Cache做在CPU芯片内可以提高CPU访问Cache的速度。将指令Cache和数据Cache分开的好处是分体缓存支持并行访问,即在取指部件取指令的同时,取数部件要取数据。并且,指令在程序执行中一般不需要修改,故指令Cache中的内容不需写回到主存中去。
    解析: 暂无解析

  • 第22题:

    多选题
    下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()
    A

    没有CAChe的微机,只有主存能与CPU直接进行信息交换

    B

    拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息

    C

    一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe

    D

    CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留


    正确答案: A,D
    解析: 暂无解析

  • 第23题:

    单选题
    在下列各种设备中,读取数据快慢的顺序为(  )。
    A

    RAM、Cache、硬盘、软盘

    B

    Cache、RAM、硬盘、软盘

    C

    Cache、硬盘、RAM、软盘

    D

    RAM、硬盘、软盘、Cache


    正确答案: B
    解析:
    高速缓冲存储器(Cache),比主存储器体积小但速度快,用于保有从主存储器得到指令的副本——很可能在下一步为处理器所需——的专用缓冲器。内存储器是由半导体器件构成的。从使用功能上分,有随机存储器(RAM),又称读写存储器;只读存储器(ROM)。存取速度:Cache>内存>硬盘>软盘。因此B项正确。