itgle.com
更多“DDR SDRAM是对标准SDRAM的改进,其基本原理是利用存储器总线时钟的上升沿与下降沿在同一个时钟内 ”相关问题
  • 第1题:

    下面关于PC机使用的DRAM内存条的叙述中,错误的是

    A.存储器总线时钟频率相同时,SDRAM的数据传输率高于DDR SDRAM

    B.SDRAM内存条的数据线宽度DDR SDRAM内存条的数据线宽度相同

    C.DDR2 SDRAM是对DDR SDRAM的改进

    D.DDR2 667的数据传输率高于DDR2 533


    正确答案:A
    解析:DRAM即动态随机存储器最为常见的系统内存。DRAM只能将数据保持很短的时间。为了保持数据,DRAM必须隔一段时间刷新一次。如果存储单元没有被刷新,数据就会丢失。DDR是一种双数据传输模式,是继SDRAM后产生的内存技术。常使用的SDRAM都是“单数据传输模式”,这种内存的特性是在一个内存时钟周期中,在一个方波上升沿时进行一次操作(读或写),而DDR则引用了一种新的设计,其在一个内存时钟周期中,在方波上升沿时进行一次操作,在方波的下降沿时也做一次操作,之所以在一个时钟周期中,DDR则可以完成SDRAM两个周期才能完成的任务,所以理论上同速率的DDR内存与 SDR内存相比,性能要超出一倍。

  • 第2题:

    下面四种PC机使用的DRAM内存条中,速度最快的是

    A.存储器总线时钟频率为100MHz的SDRAM内存条

    B.存储器总线时钟频率为133MHz的SDRAM内存条

    C.存储器总线时钟频率为100MHz的DDR SDRAM内存条

    D.存储器总线时钟频率为133MHz的DDR SDRAM内存条


    正确答案:D
    解析:存储器总线时钟频率越高,速度越快,而DDRSDRAM是采用高速内存新技术制成的,速度又比SDRAM高,所以选D。

  • 第3题:

    DDR3 SDRAM 芯片内部核心频率是133.25Mhz, 与之相连的存储总线每次传输8B,下面描述错误的是:

    A.存储器总线的时钟频率是1066Mhz

    B.芯片内部输入输出缓冲采用8位预取技术

    C.存储器器总线每秒传1066M次数据

    D.存储器总线带宽约为8.5GB每秒


    存储器总线的时钟频率是 1066Mhz

  • 第4题:

    下面四种PC机使用的DRAM内存条中,速度最快的是______。

    A.存储器总线时钟频率为100MHz的SDRAM内存条

    B.存储器总线时钟频率为133MHz的SDRAM内存条

    C.存储器总线时钟频率为100MHz的DDR SDRAM内存条

    D.存储器总线时钟频率为133MHz的DDR SDRAM内存条


    正确答案:D
    解析:SDRAM在一个存储器总线时钟周期只能传送一次数据,而DDRSDRAM在一个存储器总线时钟的上升和下降沿各能够传送一次数据,因此速度是在相同时钟频率工作下的SDRAM的两倍传输速度。

  • 第5题:

    关于DDRⅡ内存,下面四个选项中说法不正确的一项是()

    A.它是新一代的内存标准

    B.其最小数据带宽是DDR内存的两倍

    C.可以在时钟周期的上升沿和下降沿传输数据信息

    D.其外型与DDR相似,引脚数为184线


    参考答案:D