用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
第1题:
画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)
第2题:
用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
第3题:
用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐笔试)
第4题:
如何解决亚稳态。(飞利浦-大唐笔试)
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
第5题:
【题目描述】
1.用逻辑门和cmos 电路实现ab+cd。
第6题:
用一个十六选一的数据选择器可以实现任何一个输入为四变量的组合逻辑函数。
第7题:
下列哪一个是“附注”的勤务用语单词或缩写。()
第8题:
单选框中列出的一些选项是从中选择()的选择项。
第9题:
在一个表单里,想要找到指定元素的第一个元素用()实现,那么第二个元素用()实现。
第10题:
一个五肽,经完全水解后得到等摩尔数的Ala、Cys、Lys、Ser、Phe,用苯异硫氰酸(异硫氰酸苯酯)处理后得到PTH-Ser,用胰蛋白酶水解得一个N-末端为Cys的三肽和一个二肽,用胰凝乳蛋白酶水解此三肽得一个Ala及一个二肽,问: ⑴胰蛋白酶水解后得到的三肽的氨基酸组成及顺序? ⑵胰蛋白酶水解后得到的二肽的氨基酸组成? ⑶此五肽的一级结构?
第11题:
MUX VLAN中不必先配置主VLAN,再配置从VLAN
MUX VLAN必须在端口上配置MUX VLAN使能功能才可以实现正常的MUX VLAN功能
MUX VLAN的主VLAN和从VLAN可以为同一个VLAN
MUX VLAN中只能配置一个互通型从VLAN
第12题:
第13题:
用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)
第14题:
一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的)。(威盛VIA 2003.11.06 上海笔试试题)
第15题:
用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
第16题:
给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
Delay < period - setup – hold
第17题:
A.MUX VLAN中不必先配置主VLAN,再配置从VLAN
B.MUX VLAN必须在端口上配置MUX VLAN使能功能才可以实现正常的MUX VLAN功能
C.MUX VLAN的主VLAN和从VLAN可以为同一个VLAN
D.MUX VLAN中只能配置一个互通型从VLAN
第18题:
用一个二极管可实现全波整流。()
第19题:
选择一个正确答案()
第20题:
现场有两个连锁条件,当任意一个满足时,PLC输出一个停止信号,在梯形图的编程中,用()逻辑运算实现二选一。
第21题:
关于二进制数计算部件的实现,下列说法正确的是。()
第22题:
用一块16选1的数据选择器可以实现任何一个输入为()变量的组合逻辑函数。
第23题:
设计和实现一个最简单的计算部件只需实现逻辑与、或、非、异或等基本运算即可,则所有加减乘除运算即可由该计算部件来实现;
设计和实现一个最简单的计算部件只需实现加法运算,则所有加减乘除运算即可由该计算部件来实现;
设计和实现一个最简单的计算部件需要实现加法运算和乘法运算,则所有加减乘除运算即可由该计算部件来实现;
设计和实现一个最简单的计算部件需要分别实现加、减、乘、除运算,则所有加减乘除运算才可由该计算部件来实现;